期刊文献+

光学邻近效应矫正(OPC)技术及其应用 被引量:3

原文传递
导出
摘要 随着集成电路设计和制造进入超深亚微米(VDSM)阶段,特征尺寸已经接近甚至小于光刻工艺中所使用的光波波长,因此光刻过程中,由于光的衍射和干涉现象,实际硅片上得到的光刻图形与掩膜版图形之间存在一定的变形和偏差,光刻中的这种误差直接影响电路性能和生产成品率.为尽量消除这种误差,一种有效的方法是光学邻近效应矫正(OPC)方法.目前由于OPC矫正处理时间过长,产生的文件大小呈指数级增长,使掩膜版的制造成本成倍地增加.文中首先针对OPC矫正技术进行了深入研究,提出了具有图形分类预处理功能的自适应OPC矫正技术,将芯片图形按其对性能的影响分为关键图形与一般图形,对两类图形采用不同的容差,提高了OPC处理效率.其次,提出并实现了图形分段分类的基于模型的OPC矫正算法,在保证矫正精度的同时提高了矫正的效率.提出了具有通用性、简洁性和全面性的OPC矫正规则,在此基础上实现了规则库的自动建立和规则库的查找与应用,实现了效率高、扩展性强的基于规则的掩膜版矫正算法.算法对规则数据进行有效地描述、存储和处理,提高了光刻矫正技术实际应用效率.第三,设计实现了高效、高精度的光学邻近效应矫正系统MR-OPC,系统综合应用了基于规则的OPC矫正技术和基于模型的OPC矫正技术,很好地解决了矫正精度和矫正效率之间的矛盾,取得了最佳的矫正优化结果.
出处 《中国科学(E辑)》 CSCD 北大核心 2007年第12期1607-1619,共13页 Science in China(Series E)
基金 国家自然科学基金资助项目(批准号:60476014)
  • 相关文献

参考文献1

二级参考文献20

  • 1[1]Ogawa, K., Ashida, I., Kawahira, H., New mask data verification method after optical proximity effect correction, SPIE, 2001, 4409: 186-193.
  • 2[2]Malhotra, V., Chang, F., Verifying the ‘correctness' of your optical proximity correction designs, SPIE, 1999,3679: 130- 137.
  • 3[3]Wong, A. K., Microlithography: Trends, challenges, solutions, and their impact on design, Micro, IEEE, 2003,23(2): 12-21.
  • 4[4]Karklin, L., Mazor, S., Joshi, D., Subwavelength lithography: An impact of photo mask errors on circuit performance, SPIE, 2002, 4691: 259-267.
  • 5[5]Yan, X., Chen, Y., Shi, Z., Architecture of a post-OPC silicon verification tool, Proc. ASICON, Beijing, China,2003, 1365- 1368.
  • 6[6]Kahng, A. B., Pati, Y., Subwavelength lithography and its potential impact on design and EDA, Proc.ACM/IEEE Design Automation Conf., New Orlears, LA, USA, 1999, 799-804.
  • 7[7]Rieger, M., Mayhew, J., Panchapakesan, S., Layout design methodology for sub-wavelength manufacturing,Proc. ACM/IEEE Design Automation Conf., Las Vegas, NV, USA, 2001, 85-88.
  • 8[8]Stirniman, J., Rieger, M., Spatial-filter models to describe IC lithographic behavior, SPIE, 1997, 3051: 469-478.
  • 9[9]Chen, Z., Shi, Z., Wang, G. et al., A new method of 2D contour extraction for fast simulation of photolithographic process, Chinese Journal of Semiconductors, 2002, 23(7): 766-771.
  • 10[10]Granik, Y., Cobb, N., Do, T., Universal process modeling with VTRE for OPC, SPIE, 2002, 4691: 377-394.

共引文献1

同被引文献40

引证文献3

二级引证文献6

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部