期刊文献+

基于MAX+PLUSⅡ软件平台设计简易数字频率计

Design of Simple Digital Cymometer Based on MAX+PLUSⅡ Software Platform
下载PDF
导出
摘要 用标准计数器设计4位数字频率计使用器件多,电路复杂,CPLD(复杂可编程逻辑器件)和EDA(电子设计自动化)技术已经代替传统的设计方法,逐渐成为电子系统设计者的主要设计手段。文中采用自顶向下的方法在一片CPLD芯片上实现4位简易数字频率计。详细给出了CPLD内部基于MAX+PLUSⅡ开发软件,利用VHDL硬件描述语言和原理图的输入方式来实现电路的具体过程,以及外围被测信号限幅整形电路和时基信号产生电路原理图,电路简单且便于修改,经实际电路测试,该系统性能稳定,EDA技术使数字系统的设计进入一个更新、更快的发展阶段。 Large scale programmable logic device and EDA technology tional method of designing. The paper introduces a simple digital cymometer have taken the place of the tradiby using Top to Down method and the input ways of VHDL and graphic input on a CPLD chip, and presents the design based on MAX + PLUSⅡ. The circuit is simpler than that made in discrete component, practical circuit testing shows that the system is reliable.
出处 《电子工程师》 2008年第2期4-6,共3页 Electronic Engineer
关键词 CPLD MAX+PLUSⅡ VHDL 原理图 数字系统 CPLD MAX + PLUS Ⅱ VHDL principle graph digital system
  • 相关文献

参考文献2

  • 1鲍可进,赵念强,赵不贿.数字逻辑电路设计[M].北京:清华大学出版社,2003.
  • 2廖裕评,陆瑞强.CPLD数字电路设计--使用MAX+PLUSⅡ[M].北京:清华大学出版社,2003.

共引文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部