期刊文献+

MIPS32 M4K处理器内核SRAM接口应用

Using the MIPS32 M4K Processor Core SRAM Interface in Microcontroller Applications
下载PDF
导出
摘要 微控制器环境要求在尽可能小的封装里实现最多的通用I/O。在微控制器尺寸和成本的限制下,M4K内核内部不支持指令高速缓存(I—cache)或数据高速缓存(D—cache)的标准功能。但MIPS32 M4K内核所具有的一些特点使其非常适用于微控制器应用领域。这就涉及到本文重点讨论的一个内容——SRAM接口,这是MIPS32 M4K内核的一个标准功能。 using the MIPS32 M4K Processor Core SRAM Interface in Microcontroller Applications The M4K core does not internally support instruction cache(I-cache) or data cache(D-cache)as standard features because of the size and cost restraints in typical microcontrollers.The microcontroller environment must fit the maximum number of general purpose IO in the smallest package possible,and MIPS 32 M4K Core SRAM interface is a perfect solution.
作者 Bob Hartin
机构地区 HIPS科技公司
出处 《电子设计应用》 2008年第2期94-95,10,共2页 Electronic Design & Application World
  • 相关文献

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部