期刊文献+

一种高速数字电台数字上变频的FPGA实现 被引量:1

A kind of hardware implementation of DUC module in high speed digital VHF radio by FPGA
下载PDF
导出
摘要 描述了一种采用MIMO-OFDM技术的高速数字电台中数字上变频模块的硬件实现方法。针对于电台总体设计中提供的各调制编码参数,采用VHDL为硬件描述语言描述了上变频功能模块的主要功能及内部各子系统的工作原理,最后配合MATLAB和Quartus软件在Altera的FPGA芯片上实现。 The implementation design of digital up conversion module in MIMO-OFDM high speed digital radio is described in this paper. In allusion to the parameter about modulation and encoding given from the radio's total design, the whole design and the subsystem is presented with VHDL hardware description language and implemented with a Altera's FPGA.
出处 《信息技术》 2008年第4期39-41,共3页 Information Technology
关键词 数字上变频 高速数字电台 现场可编程门阵列 DUC (Digital Up Conversion) high speed digital radio FPGA (Field Programmable Gates Army)
  • 相关文献

参考文献4

  • 1Stephen G, Stewart R W. High-speed sharpening of decimating CIC filter[J].Electronics Letters. 14th, Oct. 2004,40(2).
  • 2[美]Base U M.数字信号处理的FPGA实现[M].杨凌,胡永生,译.北京:清华大学出版社,2003.
  • 3Altera(r). Cyclone Ⅱ EP2C35 DSP Development Board Reference Manual[Z].
  • 4杨小牛,楼义才,徐建良.软件无线电[M].北京:电子工业出版社,2001.

共引文献1

同被引文献4

引证文献1

二级引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部