期刊文献+

DDR源同步接口的设计与时序约束方法 被引量:6

Design and constraint method of DDR source synchronous interface
下载PDF
导出
摘要 在高速I/O接口的设计中,DDR源同步接口的应用越来越广泛,因其在相同时钟频率下的数据带宽是SDR接口的两倍。由于DDR接口电路时序的复杂性,对其进行正确的时序约束也成为静态时序分析中的一个难点。结合曙光5000ASIC中的chipset芯片,详细介绍了DDR源同步接口的设计,并且利用Synopsys公司的静态时序分析软件PrimeTime,对DDR接口接收端和发送端的时序约束方法进行了具体的分析说明。 In the design of high speed I/O interface, the use of DDR (double data rate) source synchronous interface is more and more popular. With the same clock frequency, DDR interface can give double data bandwidth than SDR (single data rate) interface. Because of the complexity of the DDR interface timing, it is hard to give a proper constraint for the interface in STA (static timing analysis). The design of DDR interface is introduced in the chipset for DAWNING5000, the STA tool PrimeTime (SYNOPSYS) is used, how to constrain the input ports and output ports of the DDR interface is explained.
作者 张华高 陈岚
出处 《计算机工程与设计》 CSCD 北大核心 2008年第7期1600-1602,1605,共4页 Computer Engineering and Design
基金 国家863高技术研究发展计划基金项目(2006AA01A102)
关键词 DDR接口 源同步 静态时序分析 时序约束 数字集成电路 DDR interface source synchronous static timing analysis (STA) timing constraint ASIC
  • 相关文献

参考文献7

  • 1Double date rate SDRAM specification[S].
  • 2Synopsys PrimeTime user guide(Fundamentals)[z].2006.
  • 3Paul Zimmer.Complex clocking situations using Prime-Time[C].SNUG SanJose,2001.
  • 4PrimeTime(R)Tutorial Version Y-2006.06[Z].2006.
  • 5Andrew Cheng,Paul Zimmer.Working with DDRa in Prime Time[C].SNUG SanJose,2002.
  • 6Paul Zimmer.Getting DDRs"write"-the 1x output circuit revisited[C].SNUG SanJose,2006.
  • 7谈晓婷,付宇卓,谢凯年.SoC静态时序分析中时序约束策略的研究及实例[J].微电子学与计算机,2006,23(4):64-67. 被引量:10

二级参考文献5

  • 1Himanshu Bhatnagar.Advanced ASIC CHIP Synthesis Using Synopsys Design Compiler and PrimeTime.Kluwer Academic Publishers,2002:263~267
  • 2Synopsys Prime Time User Guide (Fundamentals).2004
  • 3Mohit Arora,Prashant Bhargava,Shivraj Gupta.Handling Multiple Clocks.SNUG India,2002
  • 4Paul Zimmer.Complex Clocking Situations Using PrimeTime.SNUG San Jose,2001
  • 5舒适,唐长文,闵昊.ASIC综合后的静态验证方法的研究[J].微电子学,2004,34(1):56-59. 被引量:4

共引文献9

同被引文献37

引证文献6

二级引证文献11

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部