摘要
文章介绍了一种基于FPGA的NiosⅡ硬件的任意信号发生器的设计。把Altera公司的软核CPU-NiosⅡ嵌入到FPGA中,将很大一部分的原来的硬件设计工作变成对FPGA内部IP核的组合开发,简化了原有的电路板级的开发工作,增加了系统的可靠性。文章详细阐述了利用Altera公司的软核CPU-NiosⅡ和采用该CPU的Altera的片上可编程系统SOPC对可调波形发生器的硬件设计和软件设计。
出处
《仪器仪表与分析监测》
2008年第3期28-31,共4页
Instrumentation·Analysis·Monitoring