期刊文献+

一种高速数字信号并行处理机的结构方案

A Topological Structure of Parallel System by Using High-Speed Digital Signal Processor
下载PDF
导出
摘要 现代数字满号处理技术对处理速度的要求越来越高,单个处理机已难以满足赛集运算的速度要求.本文在采用并行机虚拟实现神经网络的应用背景下,简要介绍了TMS320C40的待点和用它为成并行处理机时并行机系统拓扑结构上的优化考虑. Modern digital signal processing technique has a much more higher requirement for the processing speed than ever before. A single processor is not enough to process massive operations with satisfied speed. Using parallel processor to simulate neural network, the feature of TMS320C40 is briefly discussed and the optimum topology of the parallel system based on TMS320C40 is given in this paper.
作者 吕登平
出处 《微机发展》 1997年第6期17-19,共3页 Microcomputer Development
关键词 并行处理机 TMS320C40 数字信号处理 Parallel Processor TMS320C40 Neural Network Virtual Reality Topological Architecture
  • 相关文献

参考文献1

  • 1(意)康特(Conte,Gianni),(意)科索(Corso,D.Del)著,夏川江等.实时多微处理机系统[M]科学出版社,1991.

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部