期刊文献+

高性能数据加密卡的硬件设计与实现

Hardware Design and Implementation of High Performance Data Encrypted Card
下载PDF
导出
摘要 设计并实现一种高性能的基于ARM处理器。EPLD,FPGA通过DDR总线实现物理层硬件加密的计算机网络通信数据加密卡。该文给出加密卡整体方案设计,并分析各模块的实现过程。 This paper designs a high performance network telecommunication data encrypted card, which is based on ARM+EPLD+FPGA devices, through DDR BUS. This paper shows a scheme of the encrypted card, and analyzes each model.
作者 蒋琳 朱绮尉
出处 《计算机工程》 CAS CSCD 北大核心 2008年第B09期105-107,共3页 Computer Engineering
关键词 ARM处理器 EPLD模块 FPGA模块 数据加密 ARM processor EPLD module FPGA module data encryption
  • 相关文献

参考文献5

  • 1Stallings W.密码编码学与网络安全原理与实践[M].扬明,译.北京:电子工业出版社,2001.
  • 2Intel 80219 General Purpose PCI Processor Datasheet[Z]. 2005-01.
  • 3徐志军 徐光辉.CPLD/FPGA的应用与开发[M].北京:电子工业出版社,2002..
  • 4Bossuet L, Gogniat G, Burleson W. Dynamically Configurable Security for SRAM FPGA Bitstreams[C]//Proceedings of Parallel and Distributed Processing Symposium. [S. l.]: IEEE Press, 2004.
  • 5Weaver N. A Comparison of the AES Candidates Amenability to FPGA Implementation[C]//Proceedings of the 3rd Advanced Encryption Standard Candidate Conference. [S. l.]: IEEE Press, 2000: 12-14.

共引文献2

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部