期刊文献+

基于CY7C68013的USB2JTAG仿真器设计 被引量:1

下载PDF
导出
摘要 介绍了CY7C68013 USB2.0控制电路的功能、特点和使用方法,详细阐述了采用CY7C68013与CPLD来实现CPU仿真器的硬件设计电路,同时给出了CY7C68013和CPLD的程序设计以及开发方法。
出处 《电子元器件应用》 2008年第12期25-29,共5页 Electronic Component & Device Applications
关键词 JTAC USB2.0 仿真器
  • 相关文献

参考文献1

二级参考文献5

  • 1曾毅,张小松,陈景春,李毅超.JTAG边界扫描技术及其在嵌入式开发中的应用[J].计算机应用,2004,24(B12):307-309. 被引量:8
  • 2郭筝,郭炜.系统级的可测性设计[J].计算机工程,2005,31(20):202-204. 被引量:6
  • 3Pelliconi R, Campi F, Salsa L, et al. An in-circuit debug environment for multiprocessor SOCs based on a HDL RISC soft-core Proceedings [C]. 2004 International Symposium on 16-18Nov. 2004:193- 196.
  • 4Dae-Young Jung, Sung-Ho Kwak, Moon-Key Lee. Reusable embedded debugger for 32 bit RISC processor using the JTAG boundary scan architecture[ C ]. IEEE Asia-Pacific Conference on 6 - 8 Aug. 2002: 209 - 212.
  • 5Zhengyi Lu,Chengshou Sun.Fully IEEE1149.1 compatible DFT solution for MIPS CPU CORE[C].Proceedings.5th International Conference,2003,2:1140-1144.

共引文献1

同被引文献1

引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部