用于PC机多次自动测量数字频率接口电路
-
1朱远建,张华.基于数字频率合成算法的硬件PWM模块设计[J].机电工程,2016,33(1):84-87. 被引量:4
-
2季霞.基于FPGA和单片机的全同步数字频率计的实现[J].电子技术与软件工程,2014(19):141-141.
-
3赵洪华.基于DDS技术的数字频率信号发生器的设计[J].科技创新导报,2010,7(24):96-97. 被引量:2
-
4高扬.基于EPM7128SLC84-15的CPLD数字频率计的硬件开发设计[J].无线互联科技,2012,9(4):89-89. 被引量:1
-
5邝小磊,聂玉强.嵌入式数字频率合成系统动态存储器设计[J].微计算机信息,2009,25(2):57-58. 被引量:1
-
6于镭,王衍平.ADuC847的一类高精度I/F转换器的设计[J].单片机与嵌入式系统应用,2013,13(3):53-55.
-
7雷永锋,孙莉莉.嵌入式数字频率合成器的液晶显示设计[J].微计算机信息,2008,24(35):51-52.
-
8王建坤,夏宇闻.频率匹配的原理及其硬件实现[J].电子设计应用,2004(11):76-78.
-
9谭江平,何为,王平.CPLD在直接数字频率合成中的应用[J].计算机应用,2003,23(z2):463-464.
-
10阮浩,程国发,宋柯.基于频率合成算法的新型继电保护测试装置[J].中国科技信息,2006(4):64-64. 被引量:1
;