期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
凌讯科技90nm芯片采用Cadence低功耗解决方案
下载PDF
职称材料
导出
摘要
Cadence宣布,凌讯科技(Legend Silicon)利用Cadence的低功耗解决方案,已成功完成一款数百万门级90纳米DTV芯片设计,并获投片一次成功。凌讯选择Cadence作为其65纳米及45纳米设计的首选EDA供应商,还将采用整套Cadence Low-Power Solution。
出处
《集成电路应用》
2008年第11期16-16,共1页
Application of IC
关键词
CADENCE
芯片设计
低功耗
科技
纳米设计
DTV
供应商
EDA
分类号
TN402 [电子电信—微电子学与固体电子学]
TP368.1 [自动化与计算机技术—计算机系统结构]
引文网络
相关文献
节点文献
二级参考文献
0
参考文献
0
共引文献
0
同被引文献
0
引证文献
0
二级引证文献
0
1
Bob Smith.
2011年SoC时序收敛成功的秘诀[J]
.中国集成电路,2011,20(7):41-42.
被引量:1
2
Tommy Liu,Dell Liang,Yang Zhang.
采用微捷码工具处理65纳米设计时序收敛问题(上)[J]
.中国电子商情,2010(5):45-47.
3
科利登和Cadence合力加快良率诊断的新流程[J]
.国外电子测量技术,2005,24(9):54-54.
4
凌讯科技全国标芯片产品介绍[J]
.电视技术,2008,32(1):54-54.
5
格罗方德半导体宣布为20纳米设计流程提供支持[J]
.电子工业专用设备,2011,40(10):67-68.
6
Cadence低功耗解决方案助力凌讯科技芯片成功[J]
.电子产品世界,2008,15(12):72-72.
7
Xilinx推出全球第一款90nm可编程芯片[J]
.中国集成电路,2003,12(48):14-15.
8
XILINX新推出的SPARTAN-3E系列器件售价不到2美元[J]
.半导体技术,2005,30(6):83-83.
9
Cadence Encounter与Virtuoso设计平台获得TSMC 20纳米Phase I认证[J]
.中国集成电路,2012(7):7-7.
10
王小庆.
进入65纳米时代,不要欢呼[J]
.电子设计技术 EDN CHINA,2007,14(4):163-164.
集成电路应用
2008年 第11期
职称评审材料打包下载
相关作者
内容加载中请稍等...
相关机构
内容加载中请稍等...
相关主题
内容加载中请稍等...
浏览历史
内容加载中请稍等...
;
用户登录
登录
IP登录
使用帮助
返回顶部