期刊文献+

万兆以太网物理层编码子层转换芯片研究

Research on 10GBASE-R Physical Layer Physical Coding Sub-layer(PCS) Converter IC
下载PDF
导出
摘要 研制了符合IEEE802.3ae万兆以太网10GBASE-R标准物理层编码子层转换芯片,该转换芯片采用单片FPGA进行10GBASE-R标准中万兆以太网16比特接口(XSBI)与10Gb介质无关接口(XGMII)的相互转换,实现了物理层编码子层(PCS)的全部功能,并在万兆以太网物理层传输实验系统中进行了验证。 This paper presents the research of 10GBASE-R physical layer physical coding sub-layer(PCS) converter IC according to IEEE802.3ae standard. All of the PCS functions are realized in one FPGA and the FPGA performs XSBI- XGMII conversion. In the end, the converter IC is implemented in 10GBASE-R test system.
作者 苗澎 王志功
出处 《固体电子学研究与进展》 CAS CSCD 北大核心 2008年第4期549-553,共5页 Research & Progress of SSE
基金 国家"863"计划项目资助(2001AA121074)
  • 相关文献

参考文献3

  • 1IEEE802.3ae Part 3: Carrier Sense Multiple Access with Collision Detection (CSMA/CD) Access Method and Physical Layer Specifications [S]. 318,256,328- 329.
  • 2肖国镇 梁传甲 王育民.伪随机序列及其应用[M].北京:国防工业出版社,1985..
  • 3http ://www. altera, com.. Stratix GX FPGA Family Data Sheet. pdf [OL]:168.

共引文献71

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部