期刊文献+

X-DSP处理器中ALU的研究设计与功能验证

下载PDF
导出
摘要 本文是结合国防科大微电子所项目要求对X-D SP处理器中ALU的加法器设计进行了详细论述,回顾了经典的加法器算法,提出了包含进位选择和超前进位两种思想的等延时结构,对40位全定制加法器的算法进行了改进。本文的研究成果包括如下一些方面:以跳跃进位加法器为基础,对加法器的低16位附加一条超前进位连来减小进位延迟时间;在分析ALU的结构基础下,对ALU采用了并行结构,使ALU可以工作在双16位模式下;通过模块分析,将数字运算控制与逻辑运算控制整合在一起,减少了芯片面积,提高了运算速度。完成设计后,通过使用S IM V IW E来观察波形,进行了模块级功能验证和系统级功能验证。
作者 罗锋 申群太
出处 《仪器仪表用户》 2009年第2期89-90,共2页 Instrumentation
  • 相关文献

参考文献7

  • 1JanM.Rabaey等著.数字集成电路设计[M].周润德等译.电子工业出版社,2004.
  • 2BehzadRazavi.模拟集成电路设计[M].陈贵灿等译.西安交通大学出版社,2003.
  • 3夏宇闻,Verilog数字系统设计教程[M].北京航空航天大学出版社,2007.
  • 4DanielD.Gajski.数字设计原理[M].清华大学出版社,2005.
  • 5张雄伟,陈亮,等.DSP芯片的原理与开发应用[M].电子工业出版社,2004.
  • 6TMS320C54x DSP Reference Set, Volume 1 : CPU and Peripherals. Literature Number: SPRU131G, March 2001.
  • 7TMS320C54x DSP Reference Set, Volume 1 : Enhanced Peripherals, Literature Number: SPRU302, June 1999.

共引文献3

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部