期刊文献+

单片机并行处理式继电保护硬件设计 被引量:1

全文增补中
导出
摘要 近几年来,由于微机型继电保护已经从理论研究阶段进入到生产运行阶段,一些运行中的实际问题越来越引起人们的关注。例如如何进一步提高装置的可靠性,如何使调试、运行和维护更方便,等等。许多微机保护研制者们认为,单CPU系统的保护装置在运行效率方面显露出若干不足之处,如容错能力低,故障诊断不易定位等。因此,设计出合理的多CPU结构保护装置成为近一时期来国内外许多研制单位的热门课题。 本文提出了一种利用多个单片机并行处理式模块化的硬件结构方案。比起目前的单CPU系统和某些多CPU系统保护装置来,这种结构具有抗干扰能力强,故障诊断可以定位等优点。由于采用了并行处理式模块化结构,软、硬件的开发扩充非常容易,可以方便地组成线路或元件成套保护装置。同时这种结构又非常有利于尚不十分熟悉计算机系统的运行人员使用和维护。
机构地区 华北电力学院
出处 《继电器》 CSCD 1990年第90期12-17,共6页 Relay
  • 相关文献

参考文献1

共引文献3

同被引文献2

引证文献1

二级引证文献3

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部