期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
LatticeECP3 FPGA
下载PDF
职称材料
导出
摘要
Lattice半导体公司为第三代低成本65nm LatticeECP3 FPGA系列推出一款新品多协议3.2G SerDes器件,该器件符合XAUI抖动标准,具有DDR3存储器接口和DSP功能,逻辑单元数为17K至149K。
出处
《世界电子元器件》
2009年第4期32-32,共1页
Global Electronics China
关键词
Lattice半导体公司
器件存
储器接口
DSP
解密算法
分类号
TN791 [电子电信—电路与系统]
引文网络
相关文献
节点文献
二级参考文献
0
参考文献
0
共引文献
0
同被引文献
0
引证文献
0
二级引证文献
0
1
ECP-DSP20:DSP解决方案[J]
.世界电子元器件,2004(8):7-7.
2
莱迪思半导体公司发布其业界最低功耗的10吉比特/秒(GBPS)SERDES器件[J]
.集成电路应用,2003,20(8):42-42.
3
Michael Santarini.
FPGA的盛世:低价与高端一决胜负[J]
.电子设计技术 EDN CHINA,2008(3):56-56.
4
孟开元.
Lattice E^2CMOS技术探讨与研究[J]
.现代电子技术,2003,26(17):1-3.
5
交叉可编程逻辑器件Mach XO-256/640[J]
.电子元器件应用,2006,8(2):137-137.
6
新型交叉可编程逻辑器件MachXO-256/640[J]
.电子元器件应用,2006,8(10):63-63.
7
莱迪思半导体公司发布其业界最低功耗的10GBPS SERDES器件[J]
.半导体技术,2003,28(8):77-77.
8
支持10GbPS以太网标准的一体化收发器[J]
.今日电子,2012(12):66-66.
9
吕跃广,赵霞.
在线可编程(ISP)器件及其应用[J]
.电子对抗,1996(2):35-43.
10
Altera10GbE器件全面支持XAUI协议[J]
.中国电信业,2008(10):86-86.
世界电子元器件
2009年 第4期
职称评审材料打包下载
相关作者
内容加载中请稍等...
相关机构
内容加载中请稍等...
相关主题
内容加载中请稍等...
浏览历史
内容加载中请稍等...
;
用户登录
登录
IP登录
使用帮助
返回顶部