期刊文献+

Xilinx FPGA的功耗优化设计 被引量:2

Design of Optimizing Xilinx FPGAs for Power
下载PDF
导出
摘要 对于FPGA来说,设计人员可以充分利用其可编程能力以及相关的工具来准确估算功耗,然后再通过优化技术来使FPGA设计以及相应的PCB板在功率方面效率更高。 静态和动态功耗及其变化 在90nm工艺时,电流泄漏问题对AISC和FPGA都变得相当严重。在65nm工艺下,这一问题更具挑战性。为获得更高的晶体管性能,必须降低阈值电压,但同时也加大了电流泄漏。
作者 Matt Klein
机构地区 Xilinx公司
出处 《世界电子元器件》 2009年第4期47-49,共3页 Global Electronics China
  • 相关文献

同被引文献14

引证文献2

二级引证文献3

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部