期刊文献+

FPGA的高速多通道数据采集控制器IP核设计

下载PDF
导出
摘要 介绍基于FPGA嵌入式系统的多通道高速数据采集模块控制器的IP核设计。采用TI公司的6通道同步采集A/D转换器件(ADS8364),针对该器件使用硬件描述语言设计IP核,实现对采集数据的处理,同时设计了IP核与嵌入式系统的接口。在Xilinx公司的ISE开发工具中,利用FPGA器件中的硬FIFO控制器辅助设计IP核,利用嵌入式开发工具EDK建立FPGA嵌入式系统,并添加和修改了用户自定义IP核,通过仿真验证了该方法的实效性。
作者 潘梁垚 姚铭
机构地区 厦门大学
出处 《单片机与嵌入式系统应用》 2009年第6期36-39,共4页 Microcontrollers & Embedded Systems
  • 相关文献

参考文献2

  • 1美国TI公司.ADS8364数据工具手册,2006.
  • 2Embedded System Tools Reference Manual[OL]. http://china. xilinx. com/ise/embedded/edk91i_docs/est_rm. pdf.

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部