期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
台积电推出设计参考流程10.0版以支援28纳米工艺
下载PDF
职称材料
导出
摘要
台积电目前推出其最新版本的设计参考流程10.0版,能够进一步降低芯片设计门槛、提升芯片设计精确度、并提高生产良率。此设计参考流程10.0版系台积公司开放创新平台的主要构成要素之一,并能延续其实现更先进设计方法的传统,解决28纳米工艺所面临的新设计挑战,并有多项创新以促成系统级封装设计的应用。
出处
《中国集成电路》
2009年第8期8-8,共1页
China lntegrated Circuit
关键词
芯片设计
参考流程
纳米工艺
台积电
先进设计方法
创新平台
最新版本
构成要素
分类号
TN402 [电子电信—微电子学与固体电子学]
TS952.83 [轻工技术与工程]
引文网络
相关文献
节点文献
二级参考文献
0
参考文献
0
共引文献
0
同被引文献
0
引证文献
0
二级引证文献
0
1
Cadence与中芯国际联手解决系统级芯片功耗问题[J]
.电子产品世界,2006,13(09X):19-19.
2
Cadence针对台积电设计参考流程10.0版推出支持28nm设计解决方案[J]
.集成电路应用,2009(9):14-14.
3
陈凯亮.
基于组件的系列化产品快速设计方法研究[J]
.中国电子商务,2012(21):96-96.
4
Mentor GraphiCS宣布与GLOBALFOUNDRIES合作开发设计参考流程和工艺设计套件[J]
.中国集成电路,2015,24(12):7-7.
5
代明清,韩强,邓豹,段小虎.
基于ARM和FPGA的SiP系统级封装设计[J]
.微型机与应用,2014,33(1):25-27.
被引量:5
6
Cadence针对TSMC设计参考流程11.0版,推出TLM导向设计与验证、3D-IC设计与完善整合的DFM功能[J]
.电子与电脑,2010(7):106-106.
7
刘嘉,张彦山.
搭建创新平台 寻找升级支点 第十六届江苏国际服装节盛大举行[J]
.纺织服装周刊,2014(35):60-67.
被引量:1
8
李琳.
3d打印技术在现代首饰设计中的应用[J]
.设计,2014,27(2):37-38.
被引量:15
9
王彩君,黄智进,周开邻.
基于CPLD的毕业设计指导方法研究[J]
.实验科学与技术,2009,7(2):21-22.
被引量:1
10
刘玉印,杨兆选,王琳琳.
基于GM5020平板显示转换卡[J]
.电子测量技术,2002,25(6):30-31.
被引量:1
中国集成电路
2009年 第8期
职称评审材料打包下载
相关作者
内容加载中请稍等...
相关机构
内容加载中请稍等...
相关主题
内容加载中请稍等...
浏览历史
内容加载中请稍等...
;
用户登录
登录
IP登录
使用帮助
返回顶部