期刊文献+

基于FPGA的SATA IP CORE设计

Design of Serial ATA Based on FPGA
下载PDF
导出
摘要 在深入研究Serial ATA 1.0协议的基础上,分析讨论了协议各层的状态变迁与设计难点,并按照标准设计了基于Xilinx FPGA的高性能SATA IP CORE,提出了可重用性的设计结构。搭建了一个SATA IP验证平台,在此基础上实现了SATA接口的固态电子硬盘SSD。
出处 《计算机系统应用》 2009年第9期199-202,共4页 Computer Systems & Applications
  • 相关文献

参考文献6

  • 1Serial ATA. High speed serialized AT Attachment Revision 1.0a, 2003.
  • 2Xilinx Inc.Virtex-4 User Guide. Xilinx Inc, 2006.
  • 3XilinxInc.嵌入式串行ATA存储系统.XilinxInc.2006.
  • 4Xilinx Inc.Virtex-4 RocketlO Multi Gigabit Transceiver User Guide.USA:Xilinx Inc, 2007.
  • 5A.X.Widmer, P.A.Franaszek, ADC-Balanced Partitioned -Block,8B/10BTransmission Code, 1983.
  • 6Ciletti MD. Advanced Digital Design with the VERILOG HDL, 2005.

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部