摘要
Maxim推出用于高速系统的带有9路相位对齐LVPECL输出的低抖动频率合成器MAX3671/MAX3673。这两款器件采用低噪声VCO和PLL架构,从62.5MHz参考时钟输入产生高频(312.5MHz)、低抖动(0.3psRMS)时钟信号。MAX3671通过3个四电平控制输入配置,可同时产生两路不同的频率,分别为以太网端口和MAC提供时钟;MAX3673产生CPRI/UMTS参考时钟输出(12288MHz、245.76MHz)。
出处
《电子制作》
2009年第10期4-4,共1页
Practical Electronics