摘要
要针对高速模拟数字转换器(ADC)设计输入接口,是一项富有挑战性的工作,特别是在高频下(〉100 MHz IF)。参考技术手册或是应用笔记的设计是个不错的起始点.但是这种方法会因为新设计的目标会因文件化的设计背离而受到限制。无论是在设计放大器耦合或是变压器耦合的接口,你都必须在许多取舍中做一平衡,以便将看似简单不复杂的电路予以优化。针对这项讨论.我们将会以具有10MSPS或是更高采样率的高速管线ADC的接口来做为考虑。
出处
《电子与电脑》
2010年第2期47-50,共4页
Compotech