期刊文献+

基于可限加分解阵的三值ECL电路设计算法 被引量:3

An algorithm based on the boundary-added decomposition matrix for ternary ECL circuits
原文传递
导出
摘要 在介绍函数的矩阵表示形式、凸性及非凸性函数、可限加分解阵等的基础上,提出了可限加分解阵的求取方法和挑选可限加分解阵的算法,将所得到的可限加分解阵进行取小运算就可以得到函数的矩阵表示。随后以3变量模3加电路设计为例,阐述了该方法和步骤的具体过程。设计结果表明了该方法和步骤的有效性和可操作性。 The method of obtaining and choosing boundary-added decomposition matrix was proposed on the basis of matrix representation of function,convexity and non-convexity function and boundary-added decomposition matrix.The matrix representation of function was gained when the boundary-added decomposition matrix performed a minimum operation.Then the process of this method and the steps were explained by an example of the circuit design for modulo-3 addition.The design results show that this method is highly practical and effective.
出处 《山东大学学报(理学版)》 CAS CSCD 北大核心 2010年第3期45-49,共5页 Journal of Shandong University(Natural Science)
关键词 可限加分解 矩阵 ECL 多值逻辑 boundary-added decomposition matrix ECL multivalued logic
  • 相关文献

参考文献6

  • 1JOUPPI N P, SIDIROPOULOS S, MENON S. A speed, and supply noise evaluation of ECL driver circuits [ J ]. IEEE Journal of Solid-State Circuits, 1996, 31 (1) :38.
  • 2WATANABE Y, HOMMA N, DEGAWA K, et al. High-level design of multiple-valued arithmetic circuits based on arithmetic description language [ C ]// Proceedings of 38th IEEE International Symposium on Multiple Valued Logic. California: IEEE Computer Society Press, 2008 : 112-117.
  • 3WU Xunwei, ZHANG Zhuan. Theory of differential current switches and logic design of ternary ECL circuits at switch level [ J ]. Intemational Journal of Electronics, 1991, 71 (6) : 1023-1035.
  • 4刘倩,陈俭金,章专.可限加分解阵与三值ECL电路设计[J].浙江大学学报(理学版),2009,36(1):47-51. 被引量:2
  • 5吴训威,Q.Qiu,M.Pedram.基于混合电压-电流表示的ECL电路综合方法[J].电子科学学刊,1999,21(3):384-390. 被引量:7
  • 6吴训威,章专.三值ECL比较电路的研究[J].科学通报,1990,35(17):1342-1345. 被引量:2

二级参考文献12

  • 1章专,周威.双边沿动态触发器的设计及其应用[J].浙江大学学报(理学版),2007,34(2):181-184. 被引量:2
  • 2章专,马慧舒.基于对称输入输出的三值ECL门电路设计[J].浙江大学学报(理学版),2007,34(4):418-420. 被引量:1
  • 3JOUPPI N P, SIDIROPOULOS S, MENON S. A speed and supply noise evaluation of ECL driver circuits [J]. IIEEE Journal of Solid-State Circuits, 1996,31(1):38-45.
  • 4ISHII K, NOSAKA H, IKA M, et al. 3.21ps ECL gate using Inp/InGaAs DHBT technology [J]. Electronics Letters,2003,39(2) :1434-1436.
  • 5WU Xun-wei, ZHANG Zhuan. Theory of differential current switches and logic design of ternary ECL circuits at switch level[J].Int J Electronics, 1991,71 (6) : 1023-1035.
  • 6吴训威,中国科学.A,1989年,8期,848页
  • 7沈亚诚,计算机学报,1978年,1卷,150页
  • 8吴训威,多值逻辑电路设计原理,1994年
  • 9吴训威,IEE Proc G,1991年,138卷,6期,679页
  • 10吴训威,Sci China E,1997年,40卷,4期,339页

共引文献8

同被引文献49

引证文献3

二级引证文献11

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部