期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
一种SoC芯片在Magma Talus下的物理实现
被引量:
1
下载PDF
职称材料
导出
摘要
本文介绍了一种SoC芯片架构,及其在0.18μm CMOS工艺上以Talus为主导EDA工具的物理实现。该芯片包含41个时钟域,4种低功耗工作模式,2个相互隔离的1.8V内部电源域,约有65万个标准单元,94个宏模块,250个pad,合计约900万个逻辑等效门,3600万个晶体管,芯片面积10.5mm×10.5mm。
作者
胡杨川
机构地区
成都三零嘉微电子有限公司
出处
《中国集成电路》
2010年第4期53-58,共6页
China lntegrated Circuit
关键词
约束设计
布局规划
时钟树设计
分类号
TN47 [电子电信—微电子学与固体电子学]
引文网络
相关文献
节点文献
二级参考文献
0
参考文献
0
共引文献
0
同被引文献
4
引证文献
1
二级引证文献
1
同被引文献
4
1
叶世芬.安全芯片物理防护研究[D],wwwcnkinet2005.
2
曾宏.
深亚微米下芯片后端物理设计方法学研究[J]
.中国集成电路,2010,19(2):30-35.
被引量:5
3
Bob Smith.
2011年SoC时序收敛成功的秘诀[J]
.中国集成电路,2011,20(7):41-42.
被引量:1
4
钟涛,王豪才.
CMOS集成电路的功耗优化和低功耗设计技术[J]
.微电子学,2000,30(2):106-112.
被引量:22
引证文献
1
1
胡杨川,何卫国,司焕丽.
一种安全SoC芯片的物理设计[J]
.中国集成电路,2014,23(1):36-40.
被引量:1
二级引证文献
1
1
李旭,周海斌,王兴家,李世平.
嵌入式高性能处理核的时序收敛设计方法[J]
.集成电路应用,2021,38(6):6-7.
被引量:2
1
张玲,王澧.
百万门系统级芯片的时钟树设计[J]
.电子与封装,2014,14(12):21-24.
被引量:5
2
Talus 1.2缩短SoC设计周期[J]
.今日电子,2011(3):49-49.
3
Talus 1.2缩短SoC设计周期[J]
.今日电子,2011(1):72-72.
4
许超,李哲英.
数字后端约束设计[J]
.北京联合大学学报,2011,25(3):29-33.
5
张杰,孙大成.
65nm工艺下百万门级芯片的物理设计[J]
.中国集成电路,2012,21(1):31-35.
被引量:2
6
微捷码全新Talus Vortex FX集成电路实现解决方案[J]
.中国集成电路,2011(1):4-4.
7
丛秋波.
全新Talus1.2提供更快速、更高级的布线及时序和提取技术[J]
.电子设计技术 EDN CHINA,2011,18(2):16-16.
8
刘成玉,姚芳.
一种130nm工艺芯片的后端版图设计[J]
.集成电路通讯,2014,0(4):17-21.
9
面向先进集成电路设计的新版Talus Design[J]
.今日电子,2009(6):71-71.
10
居水荣.
亚微米ASIC正向设计中的电源及地考虑[J]
.半导体杂志,1999,24(4):50-54.
中国集成电路
2010年 第4期
职称评审材料打包下载
相关作者
内容加载中请稍等...
相关机构
内容加载中请稍等...
相关主题
内容加载中请稍等...
浏览历史
内容加载中请稍等...
;
用户登录
登录
IP登录
使用帮助
返回顶部