期刊文献+

H.264/AVC帧间预测关键技术的研究与硬件实现 被引量:1

下载PDF
导出
摘要 本文在深入学习理解H.264帧间预测原理的基础上,采用四段流水结构来实现整个帧间预测过程,以VerilogHDL语言完成寄存器级设计,并分析了各个模块,针对参考像素的重复使用性,采用了一种Cache结构来进行缓存,并对分像素预测依据H.264标准设计了一种并行内插运算电路。通过Modelsim的功能仿真和Design Compiler的综合,证明该电路是正确的,能够满足4∶2∶0制式下16CIF格式图片30fps(帧/秒)的实时解码处理需求。
作者 孙士雄
机构地区 同济大学
出处 《有线电视技术》 2010年第1期45-48,51,共5页 Cable TV Technology
  • 相关文献

参考文献3

  • 1ITU-T Video Coding Experts Group.Draft ITU-T Recommendation and Final Draft International Standard of Joint Video Specification,May 2005.
  • 2V . Lappalainen , A . Hallapuro, T.D Hamalainen.Complexity of optimized H.26L video decoder implementation. IEEE Transactions on Circuits and Systems for Video Technology,July 2003.
  • 3Tung-Chien Chen,Yu-Wen Huang, and Liang-Gee Chen.Folly utilized and reusable architecture for fractional motion estimation of H.264/AVC.IEEE International Conference ono Acoustics, Speech, and Signal Processing ,May 2004.

同被引文献3

引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部