期刊文献+

8位CISC微处理器的设计与实现

Design and implementation of 8 bit micro-controller
下载PDF
导出
摘要 介绍了一种基于FPGA芯片的8位CISC微处理器系统,该系统借助VHDL语言的自顶向下的模块化设计方法,设计了一台具有数据传送、算逻运算、程序控制和输入输出4种功能的30条指令的系统。在QUARTUSII系统上仿真成功,结果表明该微处理器系统可以运行在100MHz时钟工作频率下,能快速准确地完成各种指令组成的程序。 An 8 bit micro-controller is made,simulated and tested on QUARTUSII by means of a top-down and modular design method based on the integration of FPGA and VHDL.The micro-controller has 30 instructions which are divided into 4 categories of data transmission,arithmetic and logic operations,process control,input and output.The simulation result shows that the 8 bit micro-controller can implement the instructions correctly in the frequency range of 100 MHz.
机构地区 河北工业大学
出处 《计算机工程与应用》 CSCD 北大核心 2010年第20期60-63,共4页 Computer Engineering and Applications
基金 河北省自然科学基金No.F2007000096~~
关键词 现场可编程门阵列(FPGA) 复杂指令集计算机(CISC) 超高速集成电路硬件描述语言(VHDL) 仿真 Field Programmable Gate Array(FPGA) Complex Instruction Set Computer(CISC) Very high speed integrated circuit Hardware Description Language(VHDL) simulation
  • 相关文献

参考文献3

二级参考文献5

  • 1唐明哲,邵志标,赵宁,许琪.32位浮点嵌入式MCU设计研究[J].微电子学与计算机,2004,21(7):30-33. 被引量:4
  • 2白中英.计算机组成原理[M].北京:科学出版社,1999.
  • 3FINC M,ZEMVA A.Profiling soft-core processor application for hardware/software partitioning[J].Journal of System Architecture,2005,51:315-329.
  • 4ROMAN L,FANK V.A Study of the speedups and competitiveness of FPGA Soft Processor Cores using Dynamic Hardware/Software Partitoning[EB/OL].[2005-06-03].http://www.cess.uci.edu/conference-procedings/data-2005/vahidfpga.pdf.
  • 5SOTIRIOS G,ZIAVRAS.Processor design based on dataflow concurrency[J].Microprocessors and Microsystem,2003,27:199-220.

共引文献21

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部