期刊文献+

基于FPGA的DES算法的并行加密技术 被引量:1

Parallel Encryption Technology of DES Based on FPGA
下载PDF
导出
摘要 本文利用FPGA的高集成度,硬件加密速度快的特点,提出了利用多个DES加密器对图像、表格、传真、文字或网络数据进行并行加密,但这些加密信息必须是二进制编码。 With characteristics of the high integration rate of FPGA and the high-speed encryption of hardware ,the article proposes using many DES encryptions to the image, the form, the facsimile, the words and the network datas to carry on the parallel encryption, however, the encryption information must be binary-coded.
出处 《科技信息》 2010年第25期I0100-I0100,共1页 Science & Technology Information
关键词 FPGA DES算法 并行加密 二进制编码 FPGA DES algorithm Parallel encryption Binary encoding
  • 相关文献

参考文献2

二级参考文献3

共引文献12

同被引文献4

  • 1FIPS 46-3.Data Eneryption Standard (DES), National Institute of Standards and Technology (NIST)[S/OL].http://csre.nist.gov/cryptval/ des.htm.
  • 2Biham E.A fast new DES implementation in software [EB/OL].http://citeseerx.ist.psu.edu/viewdoc/download?doi=10.1.1.52.5429&rep= rep 1 &type=pdf.
  • 3Wilson P.FPGA设计实战[M].杜生海,译.北京:人民邮电出版社,2009.
  • 4王简瑜,张鲁国.基于FPGA实现DES算法的性能分析[J].微计算机信息,2007,23(03Z):217-218. 被引量:13

引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部