期刊文献+

10位20 Msample/s CMOS流水线A/D转换器的设计 被引量:1

下载PDF
导出
摘要 自行设计的流水线结构CMOS模数转换器(A/D)芯片,主要由9级流水线结构和数字校正电路组成.该设计方案采用了带源跟随器的叠式共源共栅放大器,保证了开关电容电路处理模拟信号的精度和速度;1.5位/级的转换方案减小了级间增益,使各级流水线达到较大的级间带宽;数字校正技术中借鉴了算法型A/D转换器的一些经验,用一个相对简单的数字校正电路完成了预定的功能.
机构地区 西安交通大学
出处 《西安交通大学学报》 EI CAS CSCD 北大核心 1999年第7期102-104,共3页 Journal of Xi'an Jiaotong University
  • 相关文献

参考文献1

  • 1Song W C,IEEE J Solid State Circuits,1995年,30卷,5期,514页

同被引文献2

引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部