摘要
自行设计的流水线结构CMOS模数转换器(A/D)芯片,主要由9级流水线结构和数字校正电路组成.该设计方案采用了带源跟随器的叠式共源共栅放大器,保证了开关电容电路处理模拟信号的精度和速度;1.5位/级的转换方案减小了级间增益,使各级流水线达到较大的级间带宽;数字校正技术中借鉴了算法型A/D转换器的一些经验,用一个相对简单的数字校正电路完成了预定的功能.
出处
《西安交通大学学报》
EI
CAS
CSCD
北大核心
1999年第7期102-104,共3页
Journal of Xi'an Jiaotong University