期刊文献+

特大规模组合电路高速测试生成系统ATGTA-1 被引量:1

The High Speed Test Generation System ATGTA 1 for Very Large Scale Combination Circuit
下载PDF
导出
摘要 针对特大规模组合电路和全扫描设计电路提出了一种高速测试生成方法,并建成了相应的测试生成系统ATGTA-1。该系统采用有限回溯测试模式产生方法生成测试码,采用n(机器字长)个测试码并行的单故障传播方法模拟验证测试覆盖。测试生成与故障模拟为n对1紧耦合集成方式。该系统运行10个Benchmark电路,取得了低测试长度、高故障覆盖、高效率的良好效果。 This paper presents a high speed test generation method specifically for very large scale combination circuit and full scan designed circuit.This method is used together with the finite backtracing test pattern generation method to generate test code,and then simulates to validate the fault covering by means of single fault propogating method with n(machine word) test code parallelised.The mode for test generation and fault simulation is n to 1 tight coupled integrating mode.With testing the method with 10 benchmark circuits,the result is good for low test pattern length,high fault coverage and high efficiency.
作者 曾芷德
出处 《国防科技大学学报》 EI CAS CSCD 1999年第2期37-41,共5页 Journal of National University of Defense Technology
基金 国家自然科学基金
关键词 VLSI 组合电路 测试生成系统 ATGTA-1 full scan design,finite backtracing test pattern generation, n to 1 tight coupled integrating mode,test code parallelism,single fault propogation,very large scale combination circuit
  • 相关文献

参考文献6

  • 1曾芷德.ASIC测试生成和可测性分析系统ATGTA[J].计算机学报,1998,21(5):448-455. 被引量:7
  • 2刘胜利,全国第十届CAD&CG会议论文集,1998年,A1页
  • 3石茵,全国CFTC6论文集,1995年,178页
  • 4曾芷德,数字系统测试与可测性,1992年
  • 5Fujiwara H,逻辑测试和可测性设计,1990年
  • 6盛运焕,计算机学报,1983年,6卷,1期,32页

二级参考文献9

  • 1曾芷德,全国第九届CAD/CG学术会论文集,1996年,155页
  • 2曾芷德,计算机工程,1994年,20卷,5期,108页
  • 3曾芷德,计算机工程,1994年,20卷,5期,113页
  • 4曾芷德,数字系统测试与可测性,1992年
  • 5Fujiwara H,逻辑测试和可测性设计,1990年
  • 6曾芷德,国防科技大学学报,1988年,10卷,1期,1页
  • 7曾芷德,第二届全国容错计算会议论文集,1987年,305页
  • 8盛运焕,计算机学报,1983年,6卷,1期,32页
  • 9曾芷德.一种基于动态可测性测度的快速识别逻辑冗余故障的方法——DRFM[J].计算机学报,1991,14(8):615-623. 被引量:1

共引文献6

同被引文献8

  • 1李忠诚,潘榆奇,闵应骅.一个基于电路结构分析的测试产生系统——SABATPG[J].中国科学(A辑),1993,23(2):189-196. 被引量:4
  • 2陈光禹,潘中良.基于遗传算法的数字电路测试生成方法[J].电子学报,1997,25(4):111-113. 被引量:2
  • 3JHA N,GUPTA S.Testing of digital systems[M].Cambridge UK:Cambridge University Press,2003.
  • 4LIN Xi-jiang,POMERANZ I,REDDY S M.MIX:A test generation system for synchronous sequential circuits[C]//VLSI Design,1998 Eleventh International Conference.Los Alamitos:IEEE Comp Soc,1998.
  • 5LIN Xi-jiang,THOMPSON R.Test generation for designs with multiple clocks[C]// Design Automation Conference.Anaheim:Institute of Electrical and Electronics Engineers Inc,2003.
  • 6GHOSH S,CHAKRABORTY T J,TGICAPP:An asynchronous distributed approach to test vector generation based on circuit partitioning on parallel processors[C]//Systems,Man,and Cybernetics,1991 IEEE International Conference.Piscataway:IEEE,1991.
  • 7BANERJEE S,CHAKRADHAR S T,ROY R K.Synchronous test generation model for asynchronous circuits[C]//In Proc of the Int.Conf on VLSI Design.Bangalore.Los Alamitos:[s.n.],1996:178-185.
  • 8GOLDSTEIN L,THIGPEN E.SCOAP:Sandia controllability/observability analysis program[C]// Proceedings of the Design Automation Conference.Minneapolis:IEEE Computer Society ATTN,1980:190-196.

引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部