期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
怎样正确选择PLL时钟源?
下载PDF
职称材料
导出
摘要
可能你已经听说过PLL时钟源,它是一种在所有PC主板上产生时钟的器件,亦用于其它电子系统。目前有很种基于PLL的时钟源可供选择,其中多数属于零延迟缓冲一类。 本文提出的一些考虑问题的角度,旨在帮助用户针对特定应用选择适当的PLL时钟。显然,选择哪种器件取决于系统要求,但本文的角度可帮助用户达到设计要求,并且不致因使用某种古怪的器件而付出高昂的代价,其中某些功能你可能永远用不到。
作者
Piyush Sevalia
机构地区
Cypress半导体公司
出处
《今日电子》
1999年第6期24-25,共2页
Electronic Products
关键词
PLL时钟源
微机
主板
CPU
结构
分类号
TP362.03 [自动化与计算机技术—计算机系统结构]
引文网络
相关文献
节点文献
二级参考文献
0
参考文献
0
共引文献
0
同被引文献
0
引证文献
0
二级引证文献
0
1
32位通用处理器采用MIPS内核[J]
.电子设计技术 EDN CHINA,2007,14(12):29-29.
今日电子
1999年 第6期
职称评审材料打包下载
相关作者
内容加载中请稍等...
相关机构
内容加载中请稍等...
相关主题
内容加载中请稍等...
浏览历史
内容加载中请稍等...
;
用户登录
登录
IP登录
使用帮助
返回顶部