期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
Synopsys和中芯国际合作推出65nm~40nm的SoC设计解决方案
下载PDF
职称材料
导出
摘要
全球领先的半导体设计、验证和制造软件及知识产权(IP)的供应商新思科技有限公司和中芯国际集成电路制造有限公司11月15日宣布已正式提供用于中芯国际先进65nm工艺的系统级芯片(SoC)综合设计解决方案。该解决方案将Synopsys丰富的DesignWare接口、模拟IP产品组合和其他基础性IP,
作者
本刊通讯员
出处
《电子与封装》
2010年第12期45-45,共1页
Electronics & Packaging
关键词
国际合作
中芯国际集成电路制造有限公司
SOC设计
65nm工艺
半导体设计
系统级芯片
综合设计
知识产权
分类号
TN402 [电子电信—微电子学与固体电子学]
引文网络
相关文献
节点文献
二级参考文献
0
参考文献
0
共引文献
0
同被引文献
0
引证文献
0
二级引证文献
0
1
Synopsys和中芯国际合作推出65-nm到40-nm的SoC设计解决方案[J]
.电子设计工程,2010,18(12):123-123.
2
新思携手中芯国际推65/40nm的SoC设计解决方案[J]
.中国集成电路,2010,19(12):8-9.
3
Synopsys宣布提供经中芯国际65nm低漏电工艺芯片验证的DesignWare数据转换器IP[J]
.移动通信,2011,35(9):94-94.
4
Synopsys推出可用于TSMC28nm工艺的DesignWare嵌入式存储器和逻辑库[J]
.电子与封装,2012,12(3):47-47.
5
Synopsys推出可用于TSMC 28纳米工艺的DesignWare嵌入式存储器和逻辑库[J]
.电子设计工程,2012,20(5):171-171.
6
阴志华.
运营商力推IP差异化造就阿尔卡特朗讯明星业务[J]
.通信世界,2007(15B):19-20.
7
Gordon Hands.
利用FPGAIP核大幅缩短开发时间[J]
.电子设计应用,2008(9):32-32.
8
李宏川.
从传统数据网到IP网——IP产品在组网中的应用[J]
.互联网世界,1999(9):63-63.
9
Stsbynopsys推出惟函可用于TSMC28纳米工艺的DesignWare嵌入式存储器和逻辑库[J]
.中国集成电路,2012,21(4):9-10.
10
Synopsys发布DesignWare DDR4存储器接口IP[J]
.电子设计工程,2012,20(20):101-101.
电子与封装
2010年 第12期
职称评审材料打包下载
相关作者
内容加载中请稍等...
相关机构
内容加载中请稍等...
相关主题
内容加载中请稍等...
浏览历史
内容加载中请稍等...
;
用户登录
登录
IP登录
使用帮助
返回顶部