期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
改进型进位增长加法器设计
下载PDF
职称材料
导出
摘要
进位增长加法器通常应用于小规模和高速运算的情况。如果输入的位数变大,其运算速度会大幅度的下降,而且由于有很大的扇出而导致消耗很多能量。这篇论文的目的是当要保持三个输出扇出时,加法器的运算速度增加到24%时的改进型加法器和传统加法器的比较。
作者
李明揆
机构地区
延边大学工学院电子信息系
出处
《科技信息》
2010年第35期J0131-J0132,共2页
Science & Technology Information
关键词
改进型
进位增长
加法器
分类号
TP332.21 [自动化与计算机技术—计算机系统结构]
引文网络
相关文献
节点文献
二级参考文献
11
参考文献
4
共引文献
20
同被引文献
0
引证文献
0
二级引证文献
0
参考文献
4
1
安印龙,许琪,杨银堂.
并行加法器的研究与设计[J]
.晋中师范高等专科学校学报,2003,20(4):330-334.
被引量:9
2
谢莹,陈琳.
16位超前进位加法器的设计[J]
.合肥工业大学学报(自然科学版),2004,27(4):450-454.
被引量:8
3
Michael John Sebasbian Smith.专用集成电路[M].虞惠华,汤庭鳌,来金梅,等,译.北京:电子工业出版社,2004.
4
郭天天,张志勇,卢焕章.
快速浮点加法器的FPGA实现[J]
.计算机工程,2005,31(16):202-204.
被引量:7
二级参考文献
11
1
侯伯亨 顾新.VHDL硬件描述语言与数字逻辑电路设计[M].西安:西安电子科技大学出版社,1999..
2
Louca L, Cook T A, Johnson W H. Implementation of IEEE Single Precision Floating Point Addition and Multiplication on FPGAs.IEEE FCCM,1996
3
Ligon III Scott McMillan W B, Monn G. A Re-evaluation of the Practicality of Floating-point Operations on FPGAs. IEEE FCCM, 1998
4
Liang Jian, Tessier R, Mencer O. Floating Point Unit Generation and Evaluation for FPGAs . IEEE FCCM, 2003
5
Lienhart G, Kugel A. Using Floating-point Arithmetic on FPGAS to Accelerate Scientific N-body Simulations. IEEE FCCM, 2002
6
Bruguera J D, Lang T. Leading-one Prediction with Concurrent Position Correction[J]. IEEE Trans. on Computers, 1999, 48(10): 1083-1097
7
Xilinx Incoporation. Virtex-II 1.5V Field-programmable Gate Arrays. 2003
8
蒋本珊编著,李大友.计算机组织与结构[M]清华大学出版社,2002.
9
苗夺谦,王珏.
粗糙集理论中概念与运算的信息表示[J]
.软件学报,1999,10(2):113-116.
被引量:250
10
苗夺谦,胡桂荣.
知识约简的一种启发式算法[J]
.计算机研究与发展,1999,36(6):681-684.
被引量:507
共引文献
20
1
赵亚威,吴海波.
基于FPGA的快速加法器的设计与实现[J]
.现代电子技术,2005,28(10):113-115.
被引量:4
2
詹文法,马俊,谢莹,黄玉.
多位快速加法器的设计[J]
.合肥工业大学学报(自然科学版),2005,28(10):1281-1283.
被引量:3
3
黄君凯,张爱丽,吴士萍.
基于RPE-LTP算法的语音编码器的研究[J]
.微电子学与计算机,2006,23(2):114-117.
被引量:2
4
金席,高小鹏,龙翔.
浮点乘累加处理单元的FPGA实现[J]
.计算机与数字工程,2006,34(10):165-168.
被引量:5
5
乔保军,石峰.
基于FPGA的空域精细可扩展编码预处理器[J]
.计算机工程,2006,32(24):237-239.
被引量:1
6
张惠国,王文锋,于宗光.
FPGA快速进位链设计[J]
.常熟理工学院学报,2007,21(8):75-79.
被引量:2
7
李嘉,蒋林.
性能改进的16位超前进位加法器[J]
.现代电子技术,2007,30(22):172-174.
被引量:1
8
应继宏,张盛兵.
基于DSP处理器的加法器的设计[J]
.微电子学与计算机,2007,24(12):180-182.
被引量:1
9
吉伟,黄巾,杨靓,黄士坦.
基于FPGA的32位浮点加法器的设计[J]
.微电子学与计算机,2008,25(6):209-211.
被引量:3
10
刘亮亮,宋征宇,蒋彭龙.
基于AMBA总线的SOC硬件加速器的研究[J]
.航天控制,2009,27(1):61-66.
被引量:2
1
黄春平.
基于FPGA的8位加法器原理图和文本设计法[J]
.科技资讯,2007,5(31).
被引量:1
2
贾成伟.
一位十进制数的2421码加法器的设计[J]
.黑龙江农垦师专学报,2003,17(2):73-75.
3
梁业伟,杨志娟,石茵,魏道政.
对数字电路扇出的影响和造成困难的分析[J]
.计算机学报,2000,23(3):311-317.
被引量:2
4
吴训威,金瓯.
双进位五输入加法器及其应用[J]
.电子学报,1994,22(11):84-86.
5
宫晓飞,伏云昌.
流水线技术在FPGA设计中的应用研究[J]
.内江科技,2008,29(4):13-13.
6
陈伟华.
加法器的逻辑网络及其优化[J]
.广东第二师范学院学报,1999,30(3):50-54.
7
施向东,董平.
基于RSA算法的一种新的加密核设计[J]
.微计算机信息,2005,21(12X):39-41.
被引量:12
8
蒋万君,涂承胜.
原码两位乘运算器的逻辑实现[J]
.重庆三峡学院学报,2002,18(1):118-120.
9
Ubuntu9.10安装Hadoop[J]
.网管员世界,2010(18):113-113.
10
岳宗胜,李敬改,周磊,张辉国.
基于RHadoop搭建大数据统计分析平台[J]
.科技创新与应用,2015,5(4):21-22.
被引量:3
科技信息
2010年 第35期
职称评审材料打包下载
相关作者
内容加载中请稍等...
相关机构
内容加载中请稍等...
相关主题
内容加载中请稍等...
浏览历史
内容加载中请稍等...
;
用户登录
登录
IP登录
使用帮助
返回顶部