期刊文献+

显示驱动芯片中MPU写SRAM时序电路设计

下载PDF
导出
摘要 分析了SRAM cell设计的特点,以及MPU接口写SRAM所需要的控制信号。MPU接口写SRAM时,这些信号必须要保证在严格的时序控制下产生与撤消,否则,可能在SRAM cell电压并未建立稳定的情况下就撤消数据信号,或者,在写入时,因为充放电电流的瞬态过程引发错误的逻辑操作。该文在此基础上给出了控制信号时序,总结了这些时序电路产生的方法并设计了一款MPU写SRAM时序电路并验证了其功能正确。
作者 陈唯一 梁蓓
机构地区 贵州大学理学院
出处 《电脑知识与技术》 2011年第3期1644-1645,1648,共3页 Computer Knowledge and Technology
  • 相关文献

参考文献4

  • 1JacobBakerR.CMOS电路设计布局与仿真[M].陈中建,译.北京:机械工业出版社,2006.
  • 2Kuriyama H,Ishigaki Y.A C-Switch cell for low-voltage and high-density SRAM's [J].IEEE Transactions on electron devices,1998,45 (12):2483-2487.
  • 3Gaillard R,Poirauh G.Numerical simulation of hard errors induced by heavy ions in 4T hig density SRAM cells [J].IEEE Trans.On Nuclear Science, 1994,41 (3):613-618.
  • 4Levy H J,Daniel E S,Mcgill T C.A Transistorless-Current-Mode static RAM architecture[J].IEEE JSSC,1998,33(4):669-672.

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部