摘要
在研制电力线载波数字复接器时,为了能确保系统稳定工作,必须要有性能可靠的时钟电路,因此利用同步MODEM本身产生的时钟,便是最佳的选择方案,但MODEM在外部14.4kHZ时钟训练结束后,随着连接速率的不同,而产生28.8k、24k、19.2k、14.4kHZ四种不同的时钟。电力线载波数字复接器的功能是同时复用3路话音和4路数据,它的复用速率为9.6kHZ,如何利用以上4种时钟产生稳定的9.6k时钟,就需要一个可编程分频器,尽管器件手册上推荐了诸如74HC292、74HC294等类型的可编程芯片,但由于均是冷门芯片,市场上很难买到,因此利用最常见的74Hc161带异步清除的计数器设计了性能完善的可编程计数器。 我们知道28.8k、24k、19.2k、14.4k这四种时钟和9.6k的关系很难确定,难以产生9.6k时钟,因此要先对这些时钟进行倍频处理,倍频电路的核心是CD4046锁相环芯片,加上用74HC393生成的4分频电路构成,之所以采用4分频,是考虑到在分频后要得到的是对称方波,要是用奇数分频则得到的是不对称方波。具体电路图如下所示: MODEM产生的时钟信号从上图的IN端子进入。
出处
《今日电子》
1999年第11期15-15,共1页
Electronic Products