期刊文献+

MIL-STD-1553B总线发送器IP核设计 被引量:1

Design of IP Core for MIL-STD-1553B Bus Transmitter
下载PDF
导出
摘要 为了开发具有自主产权的MIL-STD-1553B接口芯片,采用自顶向下的方法设计了一款专用的总线发送器IP核;通过自顶向下的方法完成系统设计与模块设计,使用VHDL语言书写发送器程序代码,以FPGA为平台对发送器进行了测试。结果表明,发送器的逻辑功能达到了设计要求,时序指标完全符合协议规范,实现了总线通信,具有消耗逻辑单元少的特点。 The appropriative IP core is used as the MIL-STD-1553B bus transmitter.The system and modules are designed with the top-down method.The bus transmitter is programmed by VHDL language.It has been proved effective on the FPGA.The results indicate that the design which costs less logic elements of the FPGA can meet the timing requirements of the bus standard.
出处 《现代电子技术》 2011年第12期27-28,32,共3页 Modern Electronics Technique
基金 国家自然科学基金资助项目(60736026)
关键词 MIL-STD-1553B 总线发送器 IP核 FPGA MIL-STD-1553B bus transmitter IP core FPGA
  • 相关文献

参考文献6

  • 1Aircraft Internal Time Division Command/Response Multi- plex Data Bus MIL-STD-1553B[S]. Washington D. C. :DEPARTMENT OF DEFENSE,1978.
  • 2李明,赵健,等.MIL-STD-1553B总线传输机制[J].飞机工程,2000(3):52-58. 被引量:4
  • 3恩菲特科技.MIL-STD-1553B数字式时分制指令/响应型多路传输数据总线简介[M].成都:成都恩菲特科技有限公司,2004.
  • 4中华人民共和国电子工业部.GJB289A-97数字式时分制指令/响应型多路传输数据总线[S].北京:中国航空工业总公司,1996.
  • 5Altera Corporation. Cyclone II Device Handbook, Volume 1 [EB/OL].[2005-07-16]. www. altera, com. 2005.
  • 6[巴西]PEDRONIVA.VHDL数字电路设计教程[M].乔庐峰,王志功,译.北京:电子工业出版社,2005.

共引文献3

同被引文献8

引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部