期刊文献+

数字控制DC/DC变换器中ADC的设计 被引量:1

下载PDF
导出
摘要 文中介绍了一种无需外部时钟、可抵消部分工艺偏差的差分延迟线ADC,并对其建模。该ADC结构简单、控制信号在内部产生、转换速率快、功耗低,可应用在高频数字DC/DC控制芯片中。在0.13μm CMOS工艺下仿真表明,在采样电压0.7~1.5V范围内,该ADC输出没有明显偏移,线性度良好。
出处 《电子元器件应用》 2011年第7期14-16,共3页 Electronic Component & Device Applications
基金 "数字辅助功率集成关键技术研究"重大专项支持
关键词 DC/DC 延迟线ADC DPWM
  • 相关文献

参考文献4

  • 1Peterchev A V, Sanders S R, "Quantization resolution and limit cycling in digitally controlled PWM converters", IEEE Transactions on Power Electronics,vol. 18,No.l, Jan. 2003.
  • 2Mukti Barai,Sabyasachi Sengupta,and Jayanta Biswas, "Dual-Mode Multiple-Band Digital Controller for High- Frequency DC/DC Converter",IEEE Transactions on Power Electronics, vol. 24, No. 3, Mar. 2009.
  • 3Patella, B.J. Prodic,A zirger,A. Maksi movic, "High - frequency digital PWM controller IC for DC/DC converters", IEEE Transactions on Power Electronics,vol. 18,Issue 1,Part 2,Jan. 2003,Special Issue on Digital Control.
  • 4Hu J, Li W H, "Delay-ring A/D and its application in DC/ DC control chip" ,Journal of Fudan University (Natural Science), 2005,4 (1) :135.

同被引文献8

引证文献1

二级引证文献2

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部