期刊文献+

一种基于FPGA的快速Turbo码译码方法

A Rapid Turbo Decode Method Based on FPGA
下载PDF
导出
摘要 文章提出了一种适合FPGA实现的快速Turbo码译码方法,通过优化设计大幅度提高系统吞吐率,详细说明了快速译码的设计过程,并在实际系统中验证了其性能。 In this paper,a rapid method for Turbo decoding based on FPGA is proposed,with which the system throughput is greatly improved.The detailed description of the rapid decoding method is presented,and its performance of the method is verified in actual system.
出处 《舰船电子工程》 2011年第8期95-98,101,共5页 Ship Electronic Engineering
关键词 TURBO FPGA 译码器 Turbo FPGA decoder
  • 相关文献

参考文献9

  • 1王文灿.Turbo码译码算法与实现技术[M].西安:西安电子科技大学,2006.
  • 2王新梅 肖国镇.纠错码-原理与方法[M].西安:西安电子科技大学出版社,2001..
  • 3振勇,翁木云.FPGA设计及应用EM].西安:西安电子科技大学出版社,2002.
  • 4凌骏.Turbo码的Max-Log-MAP算法研究[M].杭州:浙江大学,2006.
  • 5应晖.基于FPGA的Turbo码编译码器研究与实现[M].西安:西北工业大学,2007.
  • 6Xilinx. 802. 16eCTC Encoder vl. 1. Xilinx Inc. ,2006,1.
  • 7张桂华,桑会平,姬红兵.基于FPGA的Turbo码译码算法实现[J].系统工程与电子技术,2008,30(8):1584-1587. 被引量:5
  • 8Raied Mazareh. Xilinx IEEE802.16e CTC decoder v2. Xilinx Inc. , 2006,4.
  • 9Claude Berrou, Alain Glavieux, Punya Thitimajshima, near shannon limit error-correcting coding and decoding turbo-codes ( 1 ). IEEE, 1993:1064 -1070.

二级参考文献4

  • 1Berrou C. Near shannon limit error-correcting coding and decoding: Turbo-codes[ C] // Glavieuac, P. Thitimajshima. Proc ICC'93. Switzerland, 1993: 1064-1070.
  • 2Hagenauer J. A viterbi algorithm with soft-decision outputs and its applications[C] // Hoeher. Proc. IEEE Globecom. USA, 1989: 1680- 1686.
  • 3Bahl L R, Cocke J, Jelinek F, et al. Optimal decoding of linear codes for minimizing symbol error rate[J].IEEE Trans. Inform. Theory, 1974: 248 - 287.
  • 4Robertson P, Villebrun E, Hoeher P. A comparison of optimal and sub-optimal MAP decoding algorithms operating in the log domain [J].Proc. IEEE ICC, Seattle, USA, 1995:1009 - 1013.

共引文献148

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部