期刊文献+

基于FPGA的并行FLASH高速、大容量数据采集系统

下载PDF
导出
摘要 本文介绍了一个以FPGA为主控制器的多存储芯片数据采集板卡的设计。该卡通过一个符合ATA-6规范的IDE接口,使用PIO模式将数据采集板卡与上位机互联。通过FPGA控制一片高速AD进行数据采集,采集的数据通过4片电子盘并行存储,实现高速大容量数据采集。文章侧重于介绍用FPGA控制电子盘并行读写的方法。
出处 《科技资讯》 2011年第25期10-10,共1页 Science & Technology Information
  • 相关文献

参考文献5

  • 1Cyclone 1I Device handbook2007,Altera Corporation.
  • 2Quartus II Handbook Version8. 1,Altera Corporation.
  • 3基于FPGA的IDE硬盘接口卡的实现,来自网络.
  • 4FriedhelmSchmidt[著],精英科技[译].SCSI总线和IDE接口:协议、应用和编程(第2版)[M].中国电力出版社,2001,3.
  • 5MDR8.0移动数据采集器用户使用手册.702所航天数据技术有限公司..

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部