期刊文献+

基于单片机和CPLD的数字转速表设计

Design of digital speed meter based on microcontroller and CPLD
下载PDF
导出
摘要 介绍了以89S52单片机和复杂可编程逻辑器件(OPLD)为核心的数字转速表的设计。采用CPLD来实现转速、周期、脉宽和占空比的测量计数,单片机完成测试控制、数据处理和显示输出。同时,运用等精度的设计方法,克服了基于传统测速原理转速表的测量精度随被测转速的下降而降低的缺点。实验结果表明,所设计的数字转速表性能稳定,测量精度高。
出处 《制造业自动化》 北大核心 2011年第20期97-99,共3页 Manufacturing Automation
  • 相关文献

参考文献3

  • 1贺名臣,刘伟.VHDL电路设计技术[M].北京:国防工业出版社,2004:24-78.
  • 2陈云洽,保延翔.CPLD应用技术与数字系统设计[M].北京电子工业出版社,2005:47-98.
  • 3Chen Deming. Performance-Driven Mapping for CPLD Architectures. IEEE Transactions on computer-Aided Design of Integrated Circuits and Systems[J]. 2003, 22(10): 1424-1431.

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部