摘要
鉴于指令集仿真器(ISS)在处理器仿真及系统软件测试和验证领域研究中的重要性,如何更好地提升ISS性能一直是领域研究人员面临的一个难题。在现有解释型ISS一般模型的基础上,引入了决策森林、译码缓存、虚拟页表等多种优化技术,设计并实现了一款面向ZWFCore的高性能可定制DSP指令集仿真器——ZWISS。经实验分析,与现有方法相比,提出的优化技术能够明显提升IIS性能。
As the importance of the Instruction Set Simulator(ISS) in processor modeling and system software validation and performance evaluation,it has been a key problem to researchers to enhance the performance of the ISS.The Decision Forest,Encoder Cache,Virtual Page Table and some other optimization techniques into general ISS implementations are introduced.The implementation of high-performance and customizable ISS for ZWFCore-ZWISS is proposed.Furthermore,the performance improvement of ZWISS is investigated.
出处
《科学技术与工程》
2011年第29期7150-7154,7184,共6页
Science Technology and Engineering
基金
国家"核高基"重大科技专项(2009zx01034-001-002-003)资助
关键词
指令集仿真器
可定制
译码缓存
决策森林
虚拟页表
instruction set simulator(ISS) customizable encoder cache decision forest virtual page table