期刊文献+

基于VMM方法学的算法IP验证环境 被引量:1

下载PDF
导出
摘要 随着集成电路的发展和芯片设计复杂度的快速提升,芯片验证的难度不断加大。有统计数据表明,近70%-80%的设计时间都花费在芯片验证中。VMM是synopsys公司推出的一套基于System Verilog的方法学,而今已经成为芯片验证的主流方法学。以VMM方法学为基础,FFT/IFFT模块验证为实例,介绍了利用VMM方法学如何搭建算法IP的验证平台,以及平台各个验证组件的搭建需要注意的问题。
作者 杨萍 黄宗治
出处 《广东通信技术》 2011年第10期73-76,共4页 Guangdong Communication Technology
  • 相关文献

参考文献5

  • 1Chris Spear.System Verilog for Verification[M]. Springer, 2006, 1-18.
  • 2Verification Methodology Mannual[P]. Synopsys, Inc,&ARM,Inc.
  • 3Jinbin Hu,Xiaoguang Li. System verification based on VMM and SOPC[C]. Computer Science and Information Technology(ICCSIT), 2010 3rd IEEE International Conference. 2010: 41-43.
  • 4Janick Bergeron. Writing Testbenches using System Verilog[M] Springer. 2006.
  • 5Lu Kong,Wu-Chen,Yong He,et al.. Design of SoC verification platform based on VMM methodology[C]. ASIC, 2009. ASICON' 09. IEEE 8th International Conference. 2009:1272-1275.

同被引文献2

引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部