期刊文献+

等精度频率计的研究与设计

下载PDF
导出
摘要 采用等精度频率测量方法具有测量精度保持恒定,不随所测信号的变化而变化的特点。本文首先综述了EDA技术的发展概况,FPGA/CPLD开发的涵义、优缺点,VHDL语言的历史及其优点,概述了EDA软件平台QUAR TUSⅡ;然后介绍了频率测量的一般原理,利用等精度测量原理,通过FPGA运用VHDL编程,利用FPGA(现场可编程门阵列)芯片设计了一个8位数字式等精度频率计,该频率计的测量范围为0-100MHZ。利用QUAR TUSⅡ集成开发环境进行编辑、综合、波形仿真,并下载到CPLD器件中,经实际电路测试,仿真和实验结果表明,该频率计有较高的实用性和可靠性。
作者 吴小所 冯海
出处 《中国新技术新产品》 2011年第24期1-2,共2页 New Technology & New Products of China
  • 相关文献

参考文献3

  • 1Konno K.A modified KdV equation for ion acousics waves [ J ].J Phy Soc Japan,1974,37:1 631-1 636.
  • 2潘松,王国栋.VHDL实用教程[M].成都:电子科技大学出版社,1999.
  • 3曾任贤.基于FPGA数字频率计的研究与实现[J].南昌工程学院电气与电子工程系学报,2006,:30-36.

共引文献5

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部