期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
一种矢量信号发生器设计与实现
被引量:
2
Design and Implementation of a Vector Signal Generator
下载PDF
职称材料
导出
摘要
充分利用DDR2SDRAM速度快、FLASH掉电不消失、MATLAB/Simulink易产生矢量信号的特点,以FPGA为逻辑时序控制器,设计并实现了一种灵活、简单、低成本的矢量信号发生器。本文以产生3载波WCDMA为例,详细介绍了矢量信号发生器的设计方案与实现过程,使用VerilogHDL描述并实现了DDR2SDRAM的时序控制和FPGA的逻辑控制。
作者
金绍春
鲍景富
董华飞
机构地区
电子科技大学电子工程学院
出处
《电子产品世界》
2012年第5期44-46,共3页
Electronic Engineering & Product World
关键词
DDR2
SDRAM
FPGA
矢量信号发生器
FLASH
VERILOG
HDL
WCDMA
分类号
TM935 [电气工程—电力电子与电力传动]
引文网络
相关文献
节点文献
二级参考文献
0
参考文献
6
共引文献
0
同被引文献
10
引证文献
2
二级引证文献
0
参考文献
6
1
Spansion. S29GL512N Datasheet[Z].2008.
2
Micron Technology Inc. MT47H32M16Datasheet[Z].2004.
3
Altera Corporation. Parallel Flash Loader Megafunction User Guide[Z].2010.
4
Altera Corporation. AN386[Z].2009.
5
Altera Corporation. DSP Development Kit.Cyclone lllEdition Getting Started User Guide[Z].2008.
6
Texas Instrument Incorporated. DAC5672Datasheet[Z].2010.
同被引文献
10
1
许传忠,杨春涛,杨绪军.
脉冲信号稳幅方法研究[J]
.宇航计测技术,2005,25(1):9-13.
被引量:4
2
刘长文,冯克明.
宽频带信号源稳幅环路设计[J]
.宇航计测技术,2006,26(5):12-15.
被引量:7
3
王秉均,冯玉珉,田宝玉.通信原理[M].北京:清华大学出版社,2006.11.
4
丁玉华,高西全.数字信号处理[M].西安:西安电子科技大学出版社,2000.12.
5
ADL5375 Data Sheet[Z].ANALOGDEVICES,2007.
6
李卓明.
宽带大动态范围自动电平控制技术研究[J]
.电子测量技术,2010,33(5):7-9.
被引量:15
7
吴迎笑,杨震.
基于频谱感知的认知无线电机会功率控制算法[J]
.仪器仪表学报,2010,31(6):1235-1240.
被引量:12
8
王海燕,于剑飞,石美宪.
LTE终端射频测试技术分析[J]
.电信网技术,2011(2):6-10.
被引量:5
9
徐文虎,蒋政波,洪伟,田玲,刘进.
便携式TDD-LTE矢量信号发生器的研制[J]
.电子测量与仪器学报,2011,25(6):546-552.
被引量:11
10
吴膺才.
短波发射机射频模块数字化设计[J]
.信息通信,2017,30(4):75-77.
被引量:3
引证文献
2
1
周建烨.
多模多制式调制信号发生技术[J]
.电子产品世界,2015,22(4):33-35.
2
铁奎,田元琐.
一种信号发生器稳幅环路的设计与实现[J]
.电子产品世界,2019,26(4):36-40.
1
章裕,谢憬,王超,王琴,毛志刚.
一种面向多核系统的DDR2 SDRAM控制单元[J]
.微电子学与计算机,2016,33(7):19-23.
2
刘冠男,欧明双,宋何娟.
DDR2 SDRAM控制器的设计及FPGA验证[J]
.中国集成电路,2010,19(4):42-45.
被引量:5
3
武锦辉,闫晓燕.
高精度雷达信号源的设计[J]
.弹箭与制导学报,2007,27(1):337-338.
被引量:5
4
高性能的浮点DSP满足专业音频需求[J]
.今日电子,2008(11):107-107.
5
元华明,刘波,曹剑中.
基于FPGA的高分辨率全帧CCD驱动电路设计[J]
.弹箭与制导学报,2006,0(S9):1068-1070.
6
白海龙,全英汇,王虹现,王彤.
基于DDR2 SDRAM的SAR成像转置存储器的FPGA实现[J]
.现代电子技术,2008,31(1):48-50.
被引量:1
7
徐家刚,张永伟,徐瑞荣.
基于FPGA与DDR2 SDRAM的高速ADC采样数据缓冲器设计[J]
.舰船电子对抗,2010,33(1):104-108.
被引量:4
8
孔渊,王世勇,崔洪洲,周起勃.
基于CPLD的高速面阵CCD驱动电路设计[J]
.半导体光电,2003,24(5):363-366.
被引量:9
9
刘杰,赛景波.
基于DDR2SDRAM乒乓双缓冲的高速数据收发系统设计[J]
.电子器件,2015,38(3):650-654.
被引量:7
10
董辉,马祖杰.
基于Cadence的DDR2串扰研究与仿真[J]
.浙江工业大学学报,2016,44(3):266-269.
被引量:2
电子产品世界
2012年 第5期
职称评审材料打包下载
相关作者
内容加载中请稍等...
相关机构
内容加载中请稍等...
相关主题
内容加载中请稍等...
浏览历史
内容加载中请稍等...
;
用户登录
登录
IP登录
使用帮助
返回顶部