期刊文献+

基于ADF4156与ADF5001的微波本振源设计 被引量:2

A design of the microwave local oscillator sources based on ADF4156 and ADF5001
下载PDF
导出
摘要 现代射频与微波电子系统中要求频率源具有高频低相噪,且具有可靠性好,体积小、功耗低等特点。本文介绍一种基于ADF4156和ADF5001的微波本振源设计。本电路是低噪声微波小数N分频锁相环(PLL)的完整实现方案,以ADF4156作为小数N分频PLL核心器件,使用ADF5001外预分频器将PLL频率范围扩展至18GHz。采用具有适当偏置和滤波的超低噪声运算放大器驱动微波VCO,在12GHz下可实现完全低噪声PLL。
作者 单菡
机构地区 江苏科技大学
出处 《制造业自动化》 北大核心 2012年第11期138-141,共4页 Manufacturing Automation
  • 相关文献

参考文献6

二级参考文献12

  • 1陈作添,吴烜,唐守龙,吴建辉.宽带低相位噪声锁相环型频率合成器的CMOS实现[J].Journal of Semiconductors,2006,27(10):1838-1843. 被引量:3
  • 2杨檍,鲍景富.现代频率合成技术的研究进展[J].电讯技术,2007,47(2):1-5. 被引量:28
  • 3远坂俊昭.锁相环(PLL)电路设计与应用[M].北京:科学出版社,2006.
  • 4Kral A, Behbanhani F, Abidi A A. RF-CMOS oscillators with switched tuning. Custom Integrated Circuits Conference, 1998,26 (1) :555.
  • 5Lin T H,Kaiser W J. A 900-MHz 2.5-mA CMOS frequency synthesizer with an automatic SC tuning loop. IEEE J Solid-State Circuits, 2001,36(3) :424.
  • 6Berny A D,Niknejad A M,Meyer R G.A 1.8-GHz LC VCO with 1.3-GHz tuning range and digital amplitude calibration. IEEE J Solid-State Circuits, 2005,40 (4): 909.
  • 7Tiebout M. Low power low phase noise differentially tuned quadrature VCO design in standard CMOS. IEEE J Solid-State Circuits,2001,36(7) :1018.
  • 8Brynjolfson I,Zilic Z. A new PLL design for clock management applications. Proc of IEEE Int Symposium of Circuits and Systems,2001 :814.
  • 9Takeuchi H,Okanobu T, Fujimaki K. A single-chip RF front-end for the digital sound broadcasting. IEEE Trans Consumer Electronics,2001,47(3) :450.
  • 10De Foucauld E,Billiot G,Mounet C. A BiCMOS upconverter with 1.9GHz multiband frequency synthesizer for DVB-RCT application. Proceedings of the Bipolar/BiCMOS Circuits and Technology Meeting,2005:244.

共引文献6

同被引文献7

引证文献2

二级引证文献12

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部