期刊文献+

FPU加法器的设计与实现

Design and implementation of floating-point adders
下载PDF
导出
摘要 浮点运算器的核心运算部件是浮点加法器,它是实现浮点指令各种运算的基础,其设计优化对于提高浮点运算的速度和精度相当关键。文章从浮点加法器算法和电路实现的角度给出设计方法,通过VHDL语言在QuartusII中进行设计和验证,此加法器通过状态机控制运算,有效地降低了功耗,提高了速度,改善了性能。 Floating point adders is the core component of FPU, It's the foundation of floating-point operation instruction, To improve the design optimization is very important of floating-point calculation speed and precision. This article from the floating-point adder algorithm and circuit implementation give design method, Through the VHDL language in Quartusii in design and validation ,The adder through the FSM control operations, Effective to reduce the power consumption, Improve the speed and function.
作者 田祎 颜军
出处 《电子设计工程》 2012年第12期13-15,20,共4页 Electronic Design Engineering
基金 商洛学院科研基金项目(09SKY004)
关键词 浮点运算 加法器 设计 VHDL 状态机 floating-point calculations adders design VHDL state machine
  • 相关文献

参考文献3

二级参考文献17

  • 1吕宇,吴嗣亮.DSP+FPGA实时信号处理系统中FPGA设计的关键问题[J].微计算机信息,2005,21(5):80-81. 被引量:20
  • 21076 IEEE,Standard VHDL Language Reference Manual[S].
  • 3潘松 王国栋.VHDL实用教程[M].西安:西安电子科技大学出版社,2001..
  • 4潘松 王国栋.VHDL实用教程[M].电子科技大学出版社,2002..
  • 5Lorenz E N 1963 J. Atrnos. Sci. 20 130
  • 6Chua L O, Komuro M, Matsumoto T 1986 IEEE Trans. Circuits Syst. Ⅰ 33 1072
  • 7Elwakil A S, Kennedy M P 2001 IEEE Trans. Circuits Syst. Ⅰ 48 289
  • 8Elwakil A S, Ozoguz S, Kennedy M P 2002 IEEE Trans. Circuits Syst. Ⅰ 49 527
  • 9Ozoguz S, Elwakil A S, Kennedy M P 2002 Int. J. Bifur. Chaos 12 1627
  • 10Chen A M, Lu J A, Lu J H, Yu S M 2006 Physica A 364 103

共引文献44

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部