期刊文献+

FPGA复位方式的可靠性分析 被引量:1

下载PDF
导出
摘要 FPGA逻辑设计中常见的复位方式即异步复位和同步复位。大多数情况下简单的通过同步复位或异步复位虽然能够正常的完成复位功能,但并没有得到精确合理的设计,可靠性较差。本文通过对同步复位与异步复位深入的分析,并且比较了各自的优缺点。重点针对异步复位过程中的亚稳态问题采取了一种有效的可靠复位解决方式。
出处 《电子世界》 2012年第13期4-5,共2页 Electronics World
  • 相关文献

参考文献3

  • 1李忠琪,胡剑浩,王剑.FPGA中复位电路的设计研究[C].中国通信集成电路技术与应用讨论会论文集,2008..
  • 2陈曦,邱志成,张鹏,等.基于VerilogHDL的通信系统设计[M].中国水利水电出版社,2009,4.
  • 3田志明,杨军,罗岚.异步复位设计中的亚稳态问题及其解决方案[J].电子器件,2002,25(4):435-439. 被引量:9

二级参考文献8

  • 1Clifford E. Cummings, and Don Mills. Synchronous Resets? Asynchronous Resets? I am so confused! How will I ever know which to use?[C]SNUG (Synopsys Users Group) 2002 User papers
  • 2IEEE Standard Verilog Hardware Description Language,[M] IEEE Computer Society, IEEE, New York, NY, IEEE Std 1364-2001
  • 3Michael Keating, and Pierre Bricaud, Reuse Methodology Manual, Second Edition, [M] Kluwer Academic Publishers, 1999,pg.35
  • 4Digital System Design, [C] lmperial College, 2001,pg.9.29
  • 5Metastability in Altera Devices,[C] ALTERA, May 1999, ver.4
  • 6ESNUG #355,[C] ltem 2-http://www.deepchip.com/posts/0355.html
  • 7How to Eliminate Transition Time Calculation Side Effects From Arcs That Are Fal.[C] Synopsys SolvNet, Doc Name:Synthesis-482109.html, Updated:08/11/1997
  • 8Data and Synchronous Reset Swapped.[C] Synopsys SolvNet, Doc Name: Synthesis-799. html, Updated:05/01/2001

共引文献8

同被引文献14

引证文献1

二级引证文献2

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部