期刊文献+

同步数字集成电路设计中的时钟偏移分析

下载PDF
导出
摘要 随着社会经济的迅速发展,同步集成电路的设计应用,在推动我国电子行业发展的同时,还给人们的日常生活带来了极大的便利。然而在实际设计中,受时钟偏移的影响,同步数字集成电路的整体性能无法得到保障,这些,都将成为当前同步数字集成电路设计人员急需完善的问题。在此,本文针对同步数字集成电路设计中的时钟偏移这一问题,做以下论述。
作者 毛松
机构地区 江西省商务学校
出处 《数字技术与应用》 2012年第7期229-229,共1页 Digital Technology & Application
  • 相关文献

参考文献3

二级参考文献8

  • 1W.Michael Korn Division of Gastroenterology and Comprehensive Cancer Canter,University of California San Francisco,San Francisco,CA 94143-0128,USA.Moving toward an understanding of the metastatic process in hepatocellular carcinoma[J].World Journal of Gastroenterology,2001,7(6):777-778. 被引量:13
  • 2殷瑞祥,郭镕,陈敏.同步数字集成电路设计中的时钟树分析[J].华南理工大学学报(自然科学版),2005,33(6):5-8. 被引量:5
  • 3Friedman E G.Clock distribution networks in synchronous digital integrated circuits [J].Proceedings of the IEEE,2001,89(5):665-692.
  • 4Burkis J.Clock tree synthesis for high performance ASICs [A].ASIC Conference and Exhibit [C].Rochester,USA:[s.n.],1991.1-3.
  • 5Yip K.Clock tree distribution [J].Potentials IEEE,1997,6 (2):11-14.
  • 6Chung J,Cheng Chung-kuan.Optimal buffered clock tree synthesis [A].ASIC Conference and Exhibit [C].Rochester,USA:[s.n.],1994,130-133.
  • 7Chi M C,Huang Shih-hsu.A reliable clock tree design methodology for ASIC designs [J].Chung Yuan Journal,2000,28(3):115-122.
  • 8Synopsys.Synopsys astro user guide [EB/OL].http://www.synopsys.com,2003-09-09.

共引文献4

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部