期刊文献+

一种高性能SD/TF卡控制器IP核设计

下载PDF
导出
摘要 设计了一种高性能SD/TF卡控制器IP核。该IP核采用AMBA总线作为主控制器的接口,基于SD2.0技术规范。采用Synopsys公司的design compiler工具,基于SMIC0.35微米工艺库,完成了ASIC平台的综合。DC综合结果表明,本文所提出的SD/TF卡控制器可工作在57MHz,面积仅为3.5万门。
出处 《信息通信》 2012年第4期60-62,共3页 Information & Communications
  • 相关文献

参考文献10

二级参考文献18

  • 1SD Specification Part A2:SD Host Controller Standard Simplified Specification Version 1.00. Technical Committee SD Association, 2006.4[S].
  • 2MultiMediaCard System Specification Version 3.31 Official Release(c) .MMCA Technical Committee, 2003.5[S].
  • 3AMBA Specification(Rev 2. 0)[S]. ARM Limited, 1999.5.
  • 4Design Compiler Reference Manual: Constraints and Timing. SYNOPSYS. 2007,3[S].
  • 5SanDisk Secure Digital Card Product Manual [ Z ]. USA: SANDISK CORPORATION ,2004.
  • 6[1]Steve Furben ARM System-on-Chip Architecture[M].2ndedition.Pearson Education Limited,2000.
  • 7[2]SD Memory Card Specifications Part 1:Physical Layer Specification Version 1.01[S].SD Group,2002.
  • 8[3]Ramabadran Tenkasi V.and Gaitonde Sunil S.Iowa State University.A Tutorial on CRC Computation[C]//IEEE MI2 CRO,Aug.1988;8(4):62-74.
  • 9[4]AMBA总线规范,AMBATM Specification(Rev 2.0)[S].ARM Limited,1999.3-17.
  • 10[5]william Stallings.计算机组织与结构-性能设计[M].第5版.张昆藏,等译.北京:电子工业出版社,2001.135-149.

共引文献23

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部