期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
基于Virtex-7FPGA实现亿万门级SoC原型验证
下载PDF
职称材料
导出
摘要
随着SoC容量增大以及用到的高速接口增多,单个FPGA已不能满足现代深亚微米设计的验证需求,需要采用新的验证平台进行SoC原型验证。
作者
吴滔
机构地区
思尔芯(上海)信息科技有限公司
出处
《集成电路应用》
2012年第8期38-39,47,共3页
Application of IC
关键词
FPGA实现
验证平台
SOC
原型
深亚微米设计
高速接口
分类号
TN402 [电子电信—微电子学与固体电子学]
引文网络
相关文献
节点文献
二级参考文献
0
参考文献
0
共引文献
0
同被引文献
0
引证文献
0
二级引证文献
0
1
周祖成.
EDA(电子设计自动化)的进展——深亚微米设计对EDA工具的要求[J]
.电子技术应用,1997,23(10):60-62.
2
寒梅.
迎接深亚微米设计的挑战[J]
.电子产品世界,1999,6(1):38-39.
3
张术利,刘忻.
基于FPGA的SoC原型验证的设计与实现[J]
.电子技术(上海),2011,38(5):71-73.
被引量:7
4
冯凌霄,张冰.
基于FPGA的SoC原型验证方法研究[J]
.电子设计工程,2014,22(16):44-47.
被引量:3
5
NEC iPASOLINK毫米波通信系统采用Xilinx Virtex-7方案[J]
.电脑与电信,2014(6):16-16.
6
袁寿财,汪李明,祝咏晨.
混合模式与深亚微米设计面临的新挑战[J]
.半导体技术,2004,29(1):8-11.
7
黄志强,林争辉.
USB IP核在深亚微米设计平台中的设计与实现[J]
.微电子学,2004,34(4):443-445.
被引量:1
8
刘刚.
基于Virtex-7 FPGA的2.4G无线信号检测系统的设计与实现[J]
.广播电视信息,2016,0(S1):93-95.
9
胥京宇.
没有最高 只有更高——赛灵思28nm FPGA系列最高端产品Virtex-7出炉[J]
.世界电子元器件,2011(9):61-61.
10
张泉.
可重用设计方法研究[J]
.集成电路应用,2004,21(11):49-51.
集成电路应用
2012年 第8期
职称评审材料打包下载
相关作者
内容加载中请稍等...
相关机构
内容加载中请稍等...
相关主题
内容加载中请稍等...
浏览历史
内容加载中请稍等...
;
用户登录
登录
IP登录
使用帮助
返回顶部