期刊文献+

FPGA动态可重构逻辑设计初探 被引量:8

The Initial Study on Dynamically Re-configurable Logic System Based on FPGA
下载PDF
导出
摘要 介绍了FPGA动态可重构技术的原理,提出一种采用常规SRAM编程FPGA来实现的动态可重构数字逻辑系统设计的新构想,并以小型时序信号发生器为例讨论了这种系统区别于传统数字逻辑系统的设计特点和应用前景。 This paper presents a new idea of designing of FPGA dynamically re-configurable digital logic system by using normal FPGA based on SRAM programming. Taking a sequence signal generator as an example, we discuss the difference between the design methods of traditional digital logic system and the dynamically re-configurable digital logic system, also the application prospect.
作者 朱明程 黄强
出处 《半导体技术》 CAS CSCD 北大核心 2000年第4期18-21,共4页 Semiconductor Technology
基金 国家自然科学基金!69976020
关键词 现场可编程门阵列 动态可重构 逻辑设计 FPGA Dynamically re-configurable Digital logic system
  • 相关文献

参考文献1

共引文献12

同被引文献41

引证文献8

二级引证文献23

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部