期刊文献+

一种用VHDL设计实现的有线电视机顶盒信源发生方案 被引量:3

下载PDF
导出
摘要 介绍了一种有线电视机项盒的信源发生方案。该方案采用可编程逻辑器件来完成计算机EISA总线输出数据的格式转换,从而提高数据输出速率,满足信源要求。而且,该方案采用了开放性的结构,可以通过软件修改来实现功能扩充。还详细叙述了采用VHDL来进行可编程逻辑器件的功能设计过程。
出处 《电子技术应用》 北大核心 2000年第7期48-50,共3页 Application of Electronic Technique
  • 相关文献

参考文献4

  • 1侯伯亨,VHDL硬件描述语言与数字逻辑电路设计,1999年
  • 2常青,可编程专用集成电路及其应用与设计实践,1998年
  • 3张玉清,IBM PC微型计算机原理及接口技术,1997年
  • 4张旭东,IBM微型机实用接口技术,1993年

同被引文献37

  • 1Khu Avthur. On board programming of CPLDs using ATE [J].Electron Eng,1997,(11):45~46,4
  • 2Ashen D. G,et al. Testing of PLD with faulty resources [C]. IEEE Int workshop Defect Fault Tolerance VLSI Syst. 1997: 76~84
  • 3Miller Warren,et al. New FPGA architecture challenges CPLDs [J]. Electron Eng, 1998, (5)
  • 4Bratt Adrian. Motorola FPAA,present hardware and future trends [C]. IEE Colloq Dig n233, 1998
  • 5Carter William S,Field Programmable gate arrays [J].Printed Circuit Des, 1998, (6)
  • 6Wirthlin Michael J,et al. Improving functional density using run- time circuit reconfiguration [J]. IEEE Trans VLSI Syst, 1998, (6): 247~ 256
  • 7Detz Vaughn,et al. How much logic should go in an FPGA logic block? [J]. IEEE Des Test Comput, Jan-Mar 1998:10~15
  • 8Gokhale Maya,et al. High level compilation for fine grained FPGAs [J]. IEEE Symp FPGAs Custom Comput Mach Proc,1997:165~173
  • 9Miller Julian F,et al. Discovering novel digital circuits using evolutionary techniques [C]. IEE Colloq Dig,n233 1998: 3/1~3/4
  • 10Chan PakK,et al. Acceleration of an FPGA router [C].IEEE Symp FPGAs Custom Comput Mach Proc, 1997:175~181

引证文献3

二级引证文献8

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部